## ЛЕКЦИЯ 7. УСИЛИТЕЛИ ПОСТОЯННОГО ТОКА

Усилители постоянного тока предназначены для усиления сигналов, медленно меняющихся во времени, т. е. сигналов, эквивалентная частота которых приближается к нулю. Поэтому УПТ должны обладать амплитудно-частотной характеристикой, в виде изображенной на рис. 7.1.



Рис. 7.1. Амплитудно-частотная характеристика усилителя постоянного тока.

Связь источника сигнала с входом усилителя и межкаскадные связи не могут быть осуществлены в УПТ посредством конденсаторов и трансформаторов, поскольку это обеспечило бы амплитудно-частотную характеристику, у которой  $K_U = 0$  при f = 0.

Для передачи медленно изменяющегося сигнала по тракту усиления необходимы непосредственная (по постоянному току) связь источника входного сигнала с входной цепью усилителя и аналогичная связь между усилительными каскадами. Наличие непосредственной связи обусловливает особенности задания точки покоя транзисторов в УПТ в сравнении с ранее рассмотренными усилителями.

Так, в усилителях с конденсаторной связью режим каждого каскада по постоянному току (режим покоя) определяется только элементами каскада, и параметры этого режима рассчитывают индивидуально для каждого каскада. Конденсаторы, связывающие усилительные каскады по переменному току, отделяют их одновременно по постоянному току. Благодаря этому изменение по какой-либо причине режима по постоянному току одного из усилительных каскадов не влияет на режимы по постоянному току других каскадов и практически не сказывается на величине выходного напряжения усилителя.

В УПТ отсутствуют элементы, предназначенные для отделения усилительных каскадов по постоянному току. В связи с этим выходное напряжение определяется здесь не только усиленным полезным сигналом, но и ложным сигналом, создаваемым за счет изменения во времени параметров режимов каскадов по постоянному току. Очевидно, что особенно нежелательны здесь изменения режима по постоянному току в первых каскадах, поскольку эти изменения усиливаются последующими каскадами.

Самопроизвольное изменение выходного напряжения УПТ при неизменном напряжении входного сигнала называется дрейфом усилителя. Причинами дрейфа являются нестабильность напряжений питания схемы, температурная и временная нестабильности параметров транзисторов и резисторов. Дрейф выходного напряжения  $\Delta U_{\text{вых,др}}$  обычно определяют при закороченном входе усилителя ( $e_{\text{г}}=0$ ) по приращению выходного напряжения. Качество усилителя постоянного тока

## 7.1. Дифференциальные усилительные каскады

Радикальным средством уменьшения дрейфа УПТ является применение параллельно-балансных (дифференциальных) каскадов. Одна из наиболее распространенных схем дифференциальных усилительных каскадов представлена на рис. 7.2, а. По этой схеме построены: каскады, выпускаемые в виде отдельных микросхем; она используется также во входных каскадах многих УПТ интегрального исполнения.

Дифференциальный усилительный каскад выполняют по принципу сбалансированного моста, два плеча которого образованы резисторами  $R_{\kappa 1}$  и  $R_{\kappa 2}$  , а два других – транзисторами  $T_1$  и  $T_2$  .



Рис. 7.2. Схема (а) и упрощенная схема (б) параллельно-балансного (дифференциального) усилительного каскада; способы подачи дифференциального входного сигнала (в, г).

Выходное напряжение снимается между коллекторами транзисторов (т. е. с диагонали моста) или с коллекторов.

На транзисторе  $T_3$  собрана схема источника стабильного тока  $I_9$ , определяющего сумму эмиттерных токов  $I_{91}$  и  $I_{92}$  транзисторов  $T_1, T_2$ . В схему источника стабильного тока входят резисторы  $R_1, R_2, R_3$  и источник питания  $E_{\rm k2}$ , Транзистор  $T_4$  в диодном включении предназначен для повышения стабильности тока  $I_9$  в зависимости от изменения температуры (элемент температурной компенсации). Для определения тока  $I_9$  найдем напряжение между точками 1-2 схемы. Если пренебречь током  $I_{63}$ , существенно меньшим тока  $I_9$ , и принять  $I_{93} \approx I_{\rm k3} = I_9$ , то можно записать

$$U_{633} + I_3 \cdot R_3 = I_1 \cdot R_2 + U_{634}, \tag{7.1}$$

где

$$I_1 = \frac{E_{\kappa 2} - U_{634}}{R_1 + R_2} \approx \frac{E_{\kappa 2}}{R_1 + R_2}.$$
 (7.2)

Из уравнений (7.1) и (7.2) находим

$$I_{9} = \frac{I_{1} \cdot R_{2} + (U_{694} - U_{693})}{R_{3}}.$$
 (7.3)

Величина  $I_1 \cdot R_2$  в числителе выражения (7.3) существенно больше разности напряжений  $U_{69}$  транзисторов  $T_4, T_3$ . Поэтому ток  $I_9$  определяется преимущественно сопротивлениями  $R_1, R_2, R_3$  и током  $I_1$ . Поскольку зависящие от температуры параметры  $U_{694}$  и  $U_{693}$  входят в выражение (7.3) в виде разности, зависимость тока от температуры проявляется незначительно. Дальнейшее рассмотрение дифференциального каскада проведем на примере схемы рис. 2.33, б, где источник стабильного тока на транзисторе  $T_3$  заменен источником тока  $I_9$ .

Дифференциальный каскад допускает подачу входных сигналов от двух источников (на оба входа  $U_{\rm Bx1}, U_{\rm Bx2}$ ) или от одного источника входного сигнала (рис. 7.2, в, г). В последнем случае входной сигнал подается на базу одного из транзисторов или между обеими базами. Входы  $U_{\rm Bx1}$  и  $U_{\rm Bx2}$  при схемах соединения по рис. 7.2, в, г называются дифференциальными.

Питание каскада производится от источников  $+E_{\rm k1}$  и  $-E_{\rm k2}$  с равными напряжениями. Ввиду последовательного соединения этих источников суммарное напряжение питания схемы  $E_{\rm k}=E_{\rm k1}+E_{\rm k2}$ . С помощью напряжения питания  $E_{\rm k2}$  снижают потенциал эмиттеров транзисторов  $T_1,T_2$  относительно общей точки схемы («земли»). Это позволяет подавать сигналы на входы усилителя без введения дополнительных компенсирующих напряжений.

Схема дифференциального каскада требует применения близких по параметрам транзисторов  $T_1, T_2$  и равенства сопротивлений  $R_{\rm kl}$  и  $R_{\rm k2}$  (рис. 7.2, б). Благодаря этому при входных сигналах, равных нулю, достигается баланс моста, напряжения на коллекторах обоих транзисторов

равны и выходное напряжение, снимаемое с диагонали  $U_{\rm вых}=U_{\rm вых1}-U_{\rm вых2}=0$ . Высокая стабильность схемы в отношении изменения напряжения питания, температуры и прочих факторов объясняется тем, что при одинаковом дрейфе по обоим усилительным каналам каскада напряжения на коллекторах изменяются на одну и ту же величину и дрейф на выходе каскада отсутствует. В реальных условиях за счет существующего разброса параметров транзисторов (например,  $\beta$  и  $I_{\kappa 0(3)}$ ) или их неодинакового изменения во времени некоторый дрейф в каскаде все же имеется. Однако он существенно меньше, чем в предыдущих схемах, поскольку величина дрейфа здесь определяется разностным дрейфом двух близких по параметрам усилительных каналов. Идентичность параметров транзисторов  $T_1$  и  $T_2$  легко достигается при интегральном (микросхемном) исполнении, когда их изготовление осуществляется в едином технологическом процессе на общем кристалле полупроводника.

Схема дифференциального каскада при  $U_{\rm nx} = 0$  показана на рис. 7.3, а.



Рис. 7.3. Схема дифференциального каскада при входном сигнале, равном нулю (а); потенциальная диаграмма выходных цепей (б).

Ток  $I_9$  делится поровну между двумя транзисторами, т. е.  $I_{91} = I_{92} = I_9/2$  . Значения эмиттерных токов  $I_{91}, I_{92}$  определяются входными токами смещения (базовыми токами покоя):

$$I_{6\pi 1} = I_{6\pi 2} = \frac{I_9}{2(\beta + 1)} = I_{\text{BX.cm}}$$
 (7.4)

Равенству эмиттерных токов транзисторов будет соответствовать равенство их коллекторных токов:

$$I_{\kappa 1} = I_{\kappa 2} = \alpha \frac{I_9}{2} \approx \frac{I_9}{2}$$
 (7.5)

и напряжений на коллекторах:

$$U_{\kappa 1} = U_{\kappa 2} = U_{6a\pi} \approx E_{\kappa 1} - \frac{I_{3} \cdot R_{\kappa}}{2},$$
 (7.6)

где  $R_{\rm k1} = R_{\rm k2} = R_{\rm k}$  (учитываем только абсолютные значения напряжений). Данное состояние схемы

характеризует режим баланса или режим покоя.

Рассмотрим работу схемы при наличии входного сигнала, например при подаче его на вход транзистора  $T_1$  ( $U_{\rm вx1}$  на рис. 7.4, а), прн этом по-прежнему  $U_{\rm вx2}=0$ . Предположим, что напряжение входного сигнала имеет положительную полярность.



Рис. 7.4. Схема дифференциального входного сигнала (а); потенциальная диаграмма цепей (б).

Под воздействием входного сигнала через входные цепи обоих транзисторов будет протекать входной ток  $I_{\rm Bx}$ , увеличивающий ток базы транзистора  $T_1$  и уменьшающий ток базы транзистора  $T_2$ . При этом токи  $I_{31}$ ,  $I_{\rm K1}$  увеличиваются, а токи  $I_{32}$ ,  $I_{\rm K2}$  уменьшаются. Изменение токов обоих транзисторов происходит на одну и ту же величину, поскольку сумма токов  $I_{31}+I_{32}=I_3$  остается неизменной.

Изменения коллекторных токов вызывают изменение потенциальной диаграммы каскада (рис. 7.4, б). Напряжение  $U_{\kappa l}=E_{\kappa l}-I_{\kappa l}\cdot R_{\kappa l}$  уменьшается, что вызывает приращение напряжения  $-\Delta U_{\kappa l}$ , противоположное по знаку (проинвертированное) входному напряжению  $e_{\Gamma}$ . Напряжение  $U_{\kappa 2}=E_{\kappa l}-I_{\kappa 2}\cdot R_{\kappa 2}$  возрастает, что создает соответственно приращение напряжения  $+\Delta U_{\kappa 2}$  того же знака (непроинвертированного по знаку), что и напряжение входного сигнала.

Таким образом, для рассматриваемого способа передачи входного сигнала выход каскада со стороны коллектора транзистора  $T_1\left(U_{\text{вых}1}\right)$  является инвертирующим, а со стороны коллектора транзистора  $T_2\left(U_{\text{вых}2}\right)$  - неинвертирующим. Сигнал, снимаемый с обоих коллекторов, называется дифференциальным:

$$U_{\text{Bbix}} = U_{\text{K2}} - U_{\text{K1}} = \Delta U_{\text{K2}} + \Delta U_{\text{K1}} = 2\Delta U_{\text{K}}. \tag{7.7}$$

Большие значения напряжения на входе вызывают соответственно большие значения выходного напряжения. Изменения выходных напряжений схемы под воздействием сигнала на входе прекращаются, когда под влиянием входного тока ток базы одного из транзисторов (в рассматриваемом случае ток  $I_{62}$ ) становится равным нулю, а ток  $I_{3}$  протекает только через один из

транзисторов  $(T_1)$ . Выходные напряжения каскада при этом составляют:

$$U_{\text{Bbix}1} = U_{\text{k1}} = E_{\text{k1}} - \alpha I_{\text{3}} R_{\text{k}} \approx E_{\text{k1}} - I_{\text{3}} R_{\text{k}};$$

$$U_{\text{Bbix}2} = U_{\text{k2}} = E_{\text{k1}}; U_{\text{Bbix}1} = U_{\text{k2}} - U_{\text{k1}} \approx I_{\text{3}} R_{\text{k}}.$$
(7.8)

Подобно описанным, но с иными знаками приращений, протекают процессы в схеме при изменении полярности подводимого входного напряжения или при подключении входного сигнала по схеме рис. 7.2, г.

Определим коэффициенты усиления по напряжению дифференциального каскада.

Входной ток каскада при одинаковых параметрах обоих транзисторов

$$I_{\text{BX}} = \frac{e_{\text{r}}}{R_{\text{r}} + r_{\text{RX}1} + r_{\text{RX}2}} = \frac{e_{\text{r}}}{R_{\text{r}} + 2r_{\text{RX}}} = \frac{e_{\text{r}}}{R_{\text{r}} + 2[r_{\text{6}} + (1+\beta)r_{\text{3}}]},$$
 (7.9)

где  $r_{\text{вх}}$  - входное сопротивление транзистора.

Входной ток создает приращения коллекторных токов  $\pm \Delta I_{\rm K} = \pm \beta \cdot I_{\rm BX}$  и напряжений на коллекторах:

$$\pm \Delta U_{\text{BJX 1 2}} = \pm \Delta I_{\kappa} \cdot R_{\kappa} = \pm \beta I_{\text{RX}} \cdot R_{\kappa} \tag{7.10}$$

После подстановки в (7.10) выражения для тока  $I_{\rm BX}$  (7.9) и деления на  $e_{\rm r}$  определяем коэффициенты усиления по напряжению каскада (по обоим выходам  $U_{\rm BbX1}, U_{\rm BbX2}$ ):

$$K_{U1,2} = \frac{\Delta U_{\text{BbIX}1,2}}{e_{r}} = \frac{\beta \cdot R_{k}}{R_{r} + 2r_{\text{BY}}} = \frac{\beta \cdot R_{k}}{R_{r} + 2[r_{6} + (1+\beta)r_{3}]}$$
(7.11)

При  $R_{\Gamma} = 0$  выражение (7.11) принимает вид

$$K_{U1,2} = \frac{\beta \cdot R_{K}}{2r_{RX}} = \frac{\beta \cdot R_{K}}{2[r_{5} + (1+\beta)r_{2}]}.$$
 (7.12)

Коэффициент усиления каскада по дифференциальному выходу (  $U_{\text{вых}}$  ) при  $R_{\text{H}} = \infty$  находят из соотношения

$$K_{U_{\pi}} = \frac{2 \cdot \Delta U_{\text{вых 1,2}}}{e_{\Gamma}} = \frac{2\beta \cdot R_{\text{K}}}{R_{\Gamma} + 2r_{\text{BX}}} = \frac{2\beta \cdot R_{\text{K}}}{R_{\Gamma} + 2[r_{6} + (1+\beta)r_{3}]}.$$
 (7.13)

С учетом сопротивления  $R_{\rm H}$ 

$$K_{U_{\pi}} = \frac{\beta(2R_{\kappa}||R_{H})}{R_{\Gamma} + 2r_{BX}} = \frac{\beta(2R_{\kappa}||R_{H})}{R_{\Gamma} + 2[r_{6} + (1+\beta)r_{9}]}.$$
 (7.14)

При  $R_{\rm H} = \infty$  и  $R_{\rm \Gamma} = 0$ 

$$K_{U_{\pi}} = \frac{\beta \cdot R_{\kappa}}{r_{\text{pv}}} = \frac{\beta \cdot R_{\kappa}}{r_{\text{fi}} + (1 + \beta)r_{\text{h}}}.$$
 (7.15)

Представляет интерес подключение входных напряжений одинаковой полярности, т. е. двух совпадающих по знаку или фазе (синфазных) сигналов. Дифференциальный каскад позволяет решать часто встречающуюся на практике задачу сравнения с высокой степенью точности значений напряжений входных сигналов или увеличения их разности. Это, в частности, объясняет название «дифференциальный каскад». При наличии двух синфазных входных сигналов дифференциальное

выходное напряжение пропорционально разности  $U_{{\scriptscriptstyle \mathrm{BX}}1} - U_{{\scriptscriptstyle \mathrm{BX}}2}$  :

$$U_{\text{BMX}} = K_{U_{\overline{A}}} \cdot (U_{\text{BX}1} - U_{\text{BX}2}) \tag{7.16}$$

При подаче на входы двух сигналов одинаковой полярности необходимо учитывать возможность появления на выходах  $U_{\rm вых1}$  и  $U_{\rm вых2}$  так называемой выходной синфазной ошибки. Она обусловливается наличием на обоих входах одинакового постоянного напряжения (постоянной составляющей), равного наименьшему из напряжений  $U_{\rm вх1}$ ,  $U_{\rm вх2}$ . Если, например,  $U_{\rm вх1} > U_{\rm вх2}$ , то напряжение  $U_{\rm вх2}$  можно рассматривать как синфазное напряжение  $E_{\rm синф}$ , приложенное одновременно к обоим входам, а разность  $U_{\rm вх1} - U_{\rm вх2} = e_{\rm r}$  - как дифференциальное входное напряжение между входами. При  $R_{\rm r1} = R_{\rm r2} = 0$  появление выходной синфазной ошибки можно показать на примере схемы рис. 7.5, а.



Рис. 7.5. Схема дифференциального каскада при наличии синфазного входного напряжения (a); потенциальная диаграмма выходных цепей (б).

В дифференциальном каскаде рис. 7.5, а с идеальным источником стабильного тока  $I_3$  при  $e_{\rm r}=0$  и общем напряжении  $E_{\rm синф}$  напряжение баланса  $U_{\rm бал}=U_{\rm K1}=U_{\rm K2}$  не должно изменяться. Однако наличие синфазного напряжения  $E_{\rm синф}$  приводит к повышению напряжения  $U_{\rm K3}$  транзистора  $T_3$  (см. рис. 7.2, а), используемого в схеме в качестве источника стабильного тока, что при неидеальности источника вызывает некоторое увеличение тока  $I_3$ . Это обусловливает положительные приращения токов эмиттера и коллектора транзисторов  $T_1$ ,  $T_2$  и уменьшение на  $\Delta U_{\rm бал}$  напряжения баланса  $U_{\rm бал}$  (рис. 7.5, б). При подаче синфазной э. д. с. отрицательной полярности уровень баланса увеличивается на  $\Delta U_{\rm бал}$ . При  $e_{\rm r}>0$  напряжения на коллекторах получают приращения относительно напряжения  $U_{\rm бал}\pm\Delta U_{\rm бал}$ . Иными словами,  $\pm\Delta U_{\rm бал}$  проявляется на выходах  $U_{\rm вых1}$ ,  $U_{\rm вых2}$  как величина синфазной ошибки при усилении. При одинаковых параметрах транзисторов  $T_1$  и  $T_2$  наличие синфазной э. д. с. не вызывает появления синфазной ошибки на дифференциальном выходе каскада. Учет синфазных ошибок усиления

важен в многокаскадных УПТ с дифференциальным каскадом на входе.

Синфазную ошибку усиления оценивают коэффициентом синфазной передачи каскада  $K_{\rm синф} = \frac{\Delta U_{\rm бал}}{E_{\rm синф}},$  который обычно много меньше единицы. Качество дифференциального каскада

дифференциальный сигнал на фоне большого синфазного напряжения. Выражение  $20\lg\frac{K_{\rm синф}}{K_{U\!\scriptscriptstyle \rm A}}$  ха-

рактеризует коэффициент ослабления синфазного сигнала (КОСС) дифференциального каскада. В современных дифференциальных усилительных каскадах величина КОСС может составлять от -60 до -100 дБ.

При интегральном исполнении современных дифференциальных усилительных каскадов вместо резисторов  $R_{\rm k}$  широко используют транзисторы, выполняющие функцию динамических нагрузок каскада. Подобные схемы позволяют обеспечить существенно большие значения коэффициента усиления  $K_{U\!_{\rm H}}$  по сравнению с рассмотренной схемой, имеющей резистивные нагрузки, что важно при создании многокаскадных УПТ. Пример построения одной из схем таких каскадов показан на рис. 7.6.



Рис. 7.6. Схема дифференциального каскада с динамическими нагрузками.

Транзисторы  $T_3$  и  $T_4$  p-n-p-типа, выполняющие функцию динамических нагрузок каскада, близки по параметрам. При этом транзистор  $T_3$  используется в качестве диода. Ток  $I_{\kappa 1}$  транзистора  $T_1$ , протекающий также через транзистор  $T_3$ , создает напряжение  $U_{693}$ , определяющее входное напряжение  $U_{694}$ . Поскольку транзисторы  $T_3$ ,  $T_4$  близки по параметрам, ток  $I_{\kappa 4}$  будет близок к  $I_{\kappa 1}$  (это свойство получило название токового зеркала). В этом, в частности, заключается главная особенность рассматриваемой схемы. Выходной дифференциальный сигнал снимается с коллектора транзистора  $T_2$ . При  $e_{\Gamma}=0$  схема находится в режиме покоя (баланса). Токи

 $I_{\text{к1}} = I_{\text{к2}} = I_{\text{к4}} \approx I_{\text{3}}/2$ . Ток  $I_{\text{к4}}$  протекает через транзистор  $T_{\text{2}}$ ;  $I_{\text{H}} = 0, U_{\text{вых}} = 0$ .

Предположим, что источник входного сигнала  $e_{_\Gamma}$  имеет полярность, показанную на рис. 7.6. Входной ток  $I_{_{\mathrm{BX}}}$ , протекающий под воздействием сигнала  $e_{_\Gamma}$ , увеличивает ток  $I_{61}$  и уменьшает ток  $I_{62}$  . Изменение базовых токов вызывает изменение коллекторных токов:  $I_{\mathrm{K1}} = I_{_3}/2 + \beta \cdot I_{_{\mathrm{BX}}}, I_{_{\mathrm{K2}}} = I_{_3}/2 - \beta \cdot I_{_{\mathrm{BX}}}$ . Так как  $I_{_{\mathrm{K4}}}$  равен току  $I_{_{\mathrm{K1}}}$ , то  $I_{_{\mathrm{K4}}} = I_{_3}/2 + \beta \cdot I_{_{\mathrm{BX}}}$ . При этом ток нагрузки  $I_{_{\mathrm{H}}} = I_{_{\mathrm{K4}}} - I_{_{\mathrm{K2}}} = 2\beta \cdot I_{_{\mathrm{BX}}}$ . Напряжение на выходе  $U_{_{\mathrm{BbIX}}} = 2\beta \cdot I_{_{\mathrm{BX}}} \cdot R_{_{\mathrm{H}}}$ . Подача входного напряжения противоположной полярности вызывает изменение направления токов  $I_{_{\mathrm{BX}}}$ ,  $I_{_{\mathrm{H}}}$  и полярности напряжения  $U_{_{\mathrm{BbIX}}}$ .

Коэффициент усиления каскада по напряжению

$$K_{U} = \frac{U_{\text{Bbix}}}{e_{\Gamma}} = \frac{2\beta \cdot I_{\text{BX}} \cdot R_{\text{H}}}{I_{\text{RX}} (R_{\Gamma} + 2r_{\text{RX}})} = \frac{2\beta \cdot R_{\text{H}}}{R_{\Gamma} + 2[r_{6} + (1 + \beta)r_{3}]}.$$
 (7.17)

При  $R_{\!\scriptscriptstyle \Gamma} = 0$ 

$$K_U = \frac{\beta \cdot R_{\rm H}}{r_6 + (1 + \beta)r_3}.\tag{7.18}$$

В числитель выражения (7.18) входит сопротивление  $R_{\rm H}$ . В многокаскадных УПТ  $R_{\rm H}$  является входным сопротивлением последующего каскада, величина которого с помощью средств современной схемотехники может быть обеспечена порядка нескольких сотен килоом. Создание же сопротивлений  $R_{\rm H}$  подобной величины при интегральном исполнении каскадов затруднено, поскольку резистивные слои на поверхности кристалла микросхемы занимали бы чрезмерно большую площадь. В связи с этим коэффициент  $K_{U_{\rm H}}$  в простейшем дифференциальном каскаде составляет несколько десятков, а в каскаде с динамическими нагрузками — несколько сотен.

Для дифференциальных усилительных каскадов, а также УПТ на их основе важным параметром является входное сопротивление. Сопротивление  $R_{\rm BX}$ , равное сумме входных сопротивлений транзисторов  $T_1, T_2$  ( $R_{\rm BX} = 2r_{\rm BX}$ ). Величина  $R_{\rm BX}$  определяет сопротивление нагрузки для источника входного сигнала, поэтому сопротивление  $R_{\rm BX}$  целесообразно иметь возможно большим. Поскольку входная характеристика транзистора нелинейна, высокому входному сопротивлению будет соответствовать выбор малых базовых токов в режиме покоя (токов смещения) и соответственно малых токов  $I_3$ . При этом достижимые значения входного сопротивления составляют десятки и сотни килоом.

Существенное повышение (до десятков мегом) входного сопротивления дает выполнение дифференциального каскада на полевых транзисторах (рис. 7.7).



Рис. 7.7. Схема дифференциального каскада на полевых транзисторах.

По принципу действия эта схема не отличается от схемы рис. 7.2, а. Аналогично выполняется источник стабильного суммарного тока истоков  $I_{\rm u}$ . Схема применяется также с динамическими нагрузками.

## 7.2. Операционные усилители

Термин «операционный усилитель» относится к усилителям постоянного тока с большим коэффициентом усиления, имеющим дифференциальный вход (два входных вывода) и один общий выход (один вывод). Название этих усилителей связано с первоначальным их применением главным образом для выполнения различных операций над аналоговыми величинами (сложение, вычитание, интегрирование и др.). Однако благодаря достижениям в области микроэлектроники и широкому выпуску операционных усилителей в интегральном исполнении открылись их более широкие схемотехнические возможности. В настоящее время операционные усилители (ОУ) играют роль многоцелевых элементов при построении аппаратуры самого различного назначения. Они применяются в усилительной технике, устройствах генерации сигналов синусоидальной и импульсной форм, в стабилизаторах напряжения, активных фильтрах и т. д.

Условное обозначение ОУ показано на рис. 7.8. Один из входов усилителя ( $U_{\rm вx.н}$ , «+») называется неинвертирующим, а второй ( $U_{\rm вx.u}$ , «-») — инвертирующим.



Рис. 7.8. Обозначение ОУ в электронных схемах: а – зарубежное, б – отечественное.

При подаче сигнала на неинвертирующий вход приращение выходного сигнала совпадает по знаку (фазе) с приращением входного сигнала. Если же сигнал подан на инвертирующий вход, то

приращение выходного сигнала имеет обратный знак (противоположный по фазе) по сравнению с приращением входного сигнала. Инвертирующий вход часто используют для введения в операционный усилитель внешних отрицательных обратных связей.

Основу ОУ составляет дифференциальный каскад, применяемый в качестве входного каскада усилителя. Выходным каскадом ОУ обычно служит эмиттерный повторитель (ЭП), обеспечивающий требуемую нагрузочную способность всей схемы. Поскольку коэффициент усиления по напряжению эмиттерного повторителя близок к единице, необходимое значение  $K_{UOY}$  операционного усилителя достигается с помощью дополнительных усилительных каскадов, включаемых между дифференциальным каскадом и ЭП. В зависимости от количества каскадов, используемых для получения требуемого значения  $K_{UOY}$ , ОУ подразделяют на двух- и трехкаскадные.

В двухкаскадных ОУ в усилении входного сигнала участвуют входной дифференциальный каскад и один дополнительный каскад, а в трехкаскадных — входной дифференциальный и два дополнительных каскада. В трехкаскадных ОУ входной дифференциальный каскад обычно выполняют с резистивными нагрузками, а в двухкаскадных — с динамическими нагрузками. Помимо этого, операционные усилители могут содержать вспомогательные транзисторные каскады и элементы, предназначенные, например, для сдвига уровней напряжения в тракте усиления, создания источников стабильного тока, отрицательных обратных связей по синфазным ошибкам усиления и т. д.

Для иллюстрации рассмотрим принципиальную схему простейшего трехкаскадного ОУ, приведенную на рис. 7.9 (микросхема 14ОУД1). Питание схемы осуществляется от двух источников  $+E_{\kappa 1}$  и  $-E_{\kappa 2}$  с одинаковым напряжением.



Рис. 7.9. Принципиальная схема операционного усилителя.

Входной усилительный каскад выполнен на транзисторах  $T_1, T_2$  по дифференциальной схеме рис. 7.2, а. Выходы первого каскада связаны с входами второго каскада на транзисторах

 $T_5, T_6$  также по дифференциальной схеме. Резистор в цепи коллектора транзистора  $T_5$  отсутствует, так как выходной сигнал второго каскада снимается только с коллектора транзистора  $T_6$  . Источник стабильного тока во втором дифференциальном каскаде не используется.

Третий усилительный каскад выполнен на транзисторах  $T_7, T_8$ . Выход его связан с входом транзистора  $T_9$ , на котором реализован выходной эмиттерный повторитель. Построение третьего усилительного каскада таково, что транзисторы  $T_7, T_8$  представляют собой как бы управляемые элементы входного делителя эмиттерного повторителя.

Операционные усилители характеризуются усилительными, входными, выходными, энергетическими, дрейфовыми, частотными и скоростными параметрами. Рассмотрим наиболее существенные из них.

Важнейшими характеристиками ОУ являются его амплитудные передаточные характеристики (рис. 7.10). Их представляют в виде двух кривых, относящихся соответственно к инвертирующему и неинвертирующему входам. Характеристики снимают при подаче сигнала на один из входов при нулевом сигнале на другом. Каждая из кривых состоит из горизонтальных и наклонного участков.



Рис. 7.10. Передаточные характеристики ОУ.

Горизонтальные участки кривых соответствуют режиму полностью открытого (насыщенного) либо закрытого транзистора выходного каскада (эмиттерного повторителя).

При изменении напряжения входного сигнала на этих участках выходное напряжение усилителя остается без изменения и определяется напряжениями  $U^+_{
m BЫX\; max}, U^-_{
m BЫX\; max}$  . Указанные значения максимальных выходных напряжений близки к напряжению  $E_{
m K}$  источников питания.

Наклонному (линейному) участку кривых соответствует пропорциональная зависимость выходного напряжения от входного. Угол наклона участка определяется коэффициентом  $K_{U\!{\rm OY}} = \frac{\Delta U_{\rm вых}}{\Delta U_{\rm вx}} \ \, \text{операционного усилителя. Значение} \ \, K_{U\!{\rm OY}} \ \, \text{зависит от типа ОУ и может составлять}$  от нескольких сотен до сотен тысяч и более. Большие значения  $K_{U\!{\rm OY}}$  позволяют при охвате таких

усилителей глубокой отрицательной обратной связью получать схемы со свойствами, которые зависят только от параметров цепи отрицательной обратной связи.

Кривые, приведенные на рис. 7.10, проходят через нуль. Состояние, когда  $U_{\rm вых}=0$  при  $U_{\rm вx}=0$ , называется балансом ОУ. Однако для реальных ОУ условие баланса обычно не выполняется (наблюдается разбаланс). При  $U_{\rm вx}=0$  выходное напряжение ОУ может быть больше или меньше нуля (  $U_{\rm вых}=+\Delta U_{\rm выx}, U_{\rm выx}=-\Delta U_{\rm выx}$ ). На рис. 7.11 пунктирными линиями показан возможный вид передаточной характеристики реальных ОУ при входном сигнале, подаваемом на неинвертирующий вход. Напряжение  $U_{\rm см0}$ , при котором  $U_{\rm выx}=0$ , называется входным напряжением смещения нуля. Оно определяет значение напряжения, которое необходимо подать на вход. ОУ для создания баланса. Напряжения  $U_{\rm см0}$  и  $\Delta U_{\rm выx}$  связаны соотношением  $\Delta U_{\rm выx}=K_{\rm UOY}\cdot U_{\rm cm0}$ . Основной причиной разбаланса ОУ является существующий разброс параметров элементов дифференциального усилительного каскада (в частности, транзисторов). Зависимость от температуры параметров ОУ вызывает температурный дрейф входного напряжения смещения и температурный дрейф выходного напряжения.



Рис. 7.11. Передаточные характеристики ОУ при наличии разбаланса.

Входное сопротивление, входные токи смещения, разность и дрейф входных токов смещения, а также максимальное входное дифференциальное напряжение характеризуют основные параметры входных цепей операционных усилителей, которые, в свою очередь, зависят от схемы используемого дифференциального входного каскада. Наличие входных токов смещения обусловливается конечным значением входного сопротивления дифференциального каскада, а их разность — существующим разбросом параметров транзисторов (различием начальных входных токов смещения). Начальные входные токи смещения ОУ с дифференциальным каскадом на биполярных транзисторах определяются токами баз транзисторов при заземленных входах (базовыми токами транзисторов в режиме покоя), а при наличии каскадов на полевых транзисторах — токами утечек затворов.

Необходимость учета входных токов возникает при построении схем на ОУ, когда в цепь

одного или обоих его входов включаются резисторы (рис. 7.12).



Рис. 7.12. Введение дополнительных резисторов во входные цепи ОУ для исключения разбаланса, создаваемого входными токами.

При неодинаковых величинах сопротивлений резисторов или входных токов падения напряжения на резисторах  $R_1$  и  $R_2$  будут неодинаковыми, что создает между входами дифференциальное напряжение и соответственно вызывает появление на выходе некоторого напряжения (разбаланса). Ввиду наличия входного напряжения смещения и входных токов смещения схемы на ОУ приходится дополнять элементами, предназначенными для начальной их балансировки. Балансировка осуществляется путем подачи на один из входов ОУ некоторого дополнительного напряжения и введения резисторов в его входные цепи.

Максимальным дифференциальным входным напряжением лимитируется напряжение, подаваемое между входами ОУ в схеме, для исключения повреждения транзисторов дифференциального каскада. Для защиты между входами ОУ включают встречно-параллельно два диода или стабилитрона.

Наличие синфазного напряжения на входах ОУ вызывает появление выходной синфазной ошибки усиления. Так же как и для дифференциального каскада, влияние синфазного входного напряжения оценивают коэффициентом ослабления синфазного сигнала (КОСС).

Выходными параметрами ОУ являются выходное сопротивление, а также максимальное выходное напряжение и ток. ОУ должен обладать малым выходным сопротивлением для обеспечения высоких значений напряжения на выходе при малых сопротивлениях нагрузки. Малое выходное сопротивление (десятки и сотни Ом) достигается применением на выходе ОУ эмиттерного повторителя. Максимальное выходное напряжение (положительное и отрицательное), как указывалось, близко к напряжению питания  $E_{\rm k} = E_{\rm k1} = E_{\rm k2}$ , типовое значение которого может составлять 3 — 15 В. Максимальный выходной ток ограничивается допустимым коллекторным током выходного каскада ОУ. Энергетические параметры ОУ оценивают максимальными потребляемыми токами от обоих источников питания и соответственно суммарной потребляемой мощностью.

Усиление гармонических сигналов характеризуется частотными параметрами ОУ, а усиление импульсных сигналов – его скоростными или динамическими параметрами.

Частотные параметры определяют по амплитудно-частотной характеристике ОУ (рис. 7.13, а), которая имеет спадающий характер в области высоких частот, начиная от частоты среза  $f_{\rm cp}$ . Причиной этого является частотная зависимость параметров транзисторов и паразитных емкостей

схемы ОУ. Частота  $f_1$ , при которой коэффициент усиления ОУ равен единице, называется частотой единичного усиления. По граничной частоте  $f_{\rm B.п}$ , которой соответствует снижение коэффициента усиления ОУ в  $\sqrt{2}$  раз, оценивают полосу пропускания частот усилителя, составляющую для современных ОУ десятки мегагерц.



Рис. 7.13. Амплитудно-частотная (а) и фазо-частотная (б) характеристики ОУ.

При усилении сигналов ОУ обычно охватывается отрицательной обратной связью по инвертирующему входу. Ввиду создаваемого усилителем в области высоких частот фазового сдвига выходного сигнала относительно входного, фазо-частотная характеристика ОУ по инвертирующему входу приобретает дополнительный (сверх  $180^{\circ}$ ) фазовый сдвиг (рис. 7.13, б). Для некоторой высокой частоты полный фазовый сдвиг становится равным  $360^{\circ}$ , что соответствует положительной обратной связи по инвертирующему входу на этой частоте. Это приводит к самовозбуждению схемы. Для устранения самовозбуждения в ОУ вводят внешние корректирующие RC-цепи, позволяющие несколько изменить ход амплитудно-частотной и фазо-частотной характеристик. Параметры RC-цепей и места их подсоединения к микросхеме (для исключения самовозбуждения) указываются заводом-изготовителем. Часто корректирующая RC-цепь встраивается в схему усилителя и подсоединение дополнительных RC-элементов не требуется.

Динамическими параметрами ОУ являются скорость нарастания выходного напряжения (скорость отклика) и время установления выходного напряжения. Они определяются по реакции ОУ на воздействие скачка напряжения на входе (рис. 7.14, а, б).



Рис. 7.14. Реакция ОУ на воздействие скачка напряжения на входе.

Скорость нарастания выходного напряжения  $v_{U_{\rm Bыx}}$  находят по отношению приращения выходного напряжения к времени на участке изменения выходного напряжения от  $0.1 \cdot \Delta U_{\rm Bыx}$  до  $0.9 \cdot \Delta U_{\rm Bыx}$ . Время установления выходного напряжения  $t_{\rm ycr}$  оценивают интервалом времени, в течение которого выходное напряжение изменяется от уровня 0.1 до уровня 0.9 установившегося значения. Для ОУ  $v_{U_{\rm Bыx}}=0.1 \div 100$  В/мкс , а  $t_{\rm ycr}=0.05 \div 2$  мкс .

Широкое практическое использование ОУ в аналоговых схемах основывается главным образом на применении в них различного рода внешних отрицательных обратных связей, чему способствует большое значение коэффициента усиления  $K_{UOY}$ , а также высокое входное и малое выходное сопротивления ОУ. Высокие качества параметров современных ОУ позволяют, в частности, без внесения заметной погрешности при расчете схем на ОУ принимать  $K_{UOY} \to \infty$ ,  $K_{IOY} \to \infty$  и  $R_{\text{вхОУ}} \to \infty$ .

Рассмотрим некоторые примеры построения аналоговых схем на ОУ, режим работы которого осуществляется в пределах линейного участка передаточных характеристик.

**Инвертирующий усилитель.** Инвертирующий усилитель (рис. 7.15), изменяющий знак выходного сигнала относительно входного, создается введением по инвертирующему входу ОУ с помощью резистора  $R_{\rm oc}$  параллельной отрицательной обратной связи по напряжению. Неинвертирующий вход связывается с общей точкой входа и выхода схемы (заземляется). Входной сигнал подается через резистор  $R_{\rm l}$  на инвертирующий вход ОУ.



Рис. 7.15. Схема инвертирующего усилителя.

Показатели схемы можно определить, воспользовавшись уравнением токов для узла I. Если принять  $R_{\rm BXOY} = \infty$  и входной ток  $I_{\rm OY} = 0$  , то  $I_{\rm BX} = I_{\rm oc}$  , откуда

$$\frac{U_{\rm BX} - U_0}{R_{\rm l}} = -\frac{U_{\rm BMX} - U_0}{R_{\rm oc}}. (7.19)$$

При  $K_{U\!O\!Y} \to \infty$  напряжение на входе ОУ  $U_0 = \frac{U_{\scriptscriptstyle \rm BЫX}}{K_{U\!O\!Y}} \to 0$ , в связи с чем выражение (7.19) принимает вид

$$\frac{U_{\text{BX}}}{R_1} = -\frac{U_{\text{BbIX}}}{R_{\text{oc}}}.\tag{7.20}$$

Следовательно, коэффициент усиления по напряжению инвертирующего усилителя с параллельной обратной связью определяется параметрами только пассивной части схемы:

$$K_{U_{\rm H}} = \frac{U_{\rm Bbix}}{U_{\rm px}} = -\frac{R_{\rm oc}}{R_{\rm l}}.$$
 (7.21)

Выбор  $R_{\rm oc}=R_{\rm l}$  , когда  $K_{U\rm H}=-1$  , придает схеме рис. 7.15 свойство инвертирующего повторителя напряжения (инвертора сигнала). Поскольку  $U_0\to 0$  , входное сопротивление схемы  $R_{\rm BX}=R_{\rm l}$  . Выходное сопротивление усилителя

$$R_{\text{вых}} = \frac{R_{\text{выхOV}} \left( 1 + \frac{R_{\text{oc}}}{R_{\text{l}}} \right)}{K_{\text{UOV}}}$$
(7.22)

при  $K_{U\! ext{OY}} o \infty$  близко к нулю.

**Неинвертирующий усилитель.** Неинвертирующий усилитель, рис. 7.16, а, содержит последовательную отрицательную обратную связь по напряжению, поданную по инвертирующему входу, входной сигнал подается на неинвертирующий вход ОУ.

В силу равенства нулю напряжения между входами ОУ ( $U_0 = 0$ ) входное напряжение схемы связано с выходным напряжением соотношением

$$U_{\rm BX} = U_{\rm BMX} \frac{R_1}{R_1 + R_{\rm oc}},\tag{7.23}$$

откуда коэффициент усиления неинвертирующего усилителя

$$K_{U_{\rm H}} = 1 + \frac{R_{\rm oc}}{R_{\rm l}}. (7.24)$$

При  $R_{\rm oc}=0$  и  $R_{\rm l}=\infty$  приходим к схеме повторителя, рис. 15 б, с  $K_{U{\rm H}}=1$  .



Рис. 7.16. Неинвертирующий усилитель (а), повторитель напряжения (б).

Входное сопротивление неинвертирующего усилителя  $R_{\rm BX}$  , равное входному сопротивлению ОУ по неинвертирующему входу, велико; выходное сопротивление  $R_{\rm BMX} \to 0$  . Его находят из соотношения (7.22).

Неинвертирующий и инвертирующий усилители широко используют в качестве высокостабильных усилителей различного назначения.

**Преобразователь тока в напряжение.** Схема, осуществляющая преобразование тока в напряжение (рис. 7.17), является вариантом схемы рис. 7.15 при  $R_1 = 0$ .



Рис. 7.17. Схема преобразователя тока в напряжение.

Из схемы рис. 7.17 имеем 
$$I_{\rm BX}=I_{\rm oc}=-\frac{U_{\rm вых}}{R_{\rm oc}},$$
 откуда 
$$U_{\rm вых}=-I_{\rm BX}\cdot R_{\rm oc}. \eqno(7.25)$$

Малые входное и выходное сопротивления являются важными преимуществами схемы при ее использовании для преобразования тока источников сигнала в напряжение.

**Инвертирующий сумматор.** Схема инвертирующего сумматора, рис. 7.18, а, выполняется по типу инвертирующего усилителя с числом параллельных ветвей на входе, равным количеству сигналов, предназначенных для сложения.

Сопротивления резисторов принимают одинаковыми  $R_{\rm oc} = R_1 = R_2 = ... = R_{\rm n} << R_{\rm BX}.$ 

При 
$$I_{\text{оу вх}}=0$$
 имеем  $I_{\text{ос}}=-(I_1+I_2+...+I_{\text{n}})$  или 
$$U_{\text{вых}}=-(U_1+U_2+...+U_{\text{n}}) \eqno(7.26)$$

Суммирование может производиться и с соответствующими весовыми коэффициентами для

$$U_{\text{BbIX}} = -\left(\frac{R_{\text{oc}}}{R_1}U_1 + \frac{R_{\text{oc}}}{R_2}U_2 + \dots + \frac{R_{\text{oc}}}{R_n}U_n\right). \tag{7.27}$$

Это достигается применением различных значений сопротивлений резисторов во входных ветвях.



Рис. 7.18. Схема инвертирующего (а) и неинвертирующего (б) сумматора.

**Неинвертирующий сумматор.** При  $U_0=0$  , рис. 7.18, б, напряжения на обоих входах ОУ равны и составляют  $U_{\rm H}=U_{\rm H}=\frac{R_{\rm l}}{R_{\rm l}+R_{\rm oc}}U_{\rm вых}.$  При равенстве нулю тока по неинвертирующему

входу имеем

$$\frac{U_1 - U_H}{R} + \frac{U_2 - U_H}{R} + \dots + \frac{U_n - U_H}{R} = 0 \Rightarrow U_1 + U_2 + \dots + U_n = n \frac{R_1}{R_1 + R_{oc}} U_{BbIX}, \tag{7.28}$$

откуда

$$U_{\text{Bbix}} = \frac{R_1 + R_{\text{oc}}}{nR_1} (U_1 + U_2 + \dots + U_n). \tag{7.29}$$

Выбор параметров схемы производят, исходя из равенства единице первого сомножителя в правой части выражения (7.29):  $(R_1 + R_{oc})/nR_1 = 1$ .

**Интегратор.** Схема интегратора, рис. 7.19, создается заменой в схеме рис. 7.15 резистора  $R_{\rm oc}$  конденсатором. По аналогии со схемой рис. 7.15,  $i_C=i_R$ . Тогда

$$-C\frac{du_{\text{вых}}}{dt} = \frac{u_{\text{вх}}}{R} \Rightarrow u_{\text{вых}} = -\frac{1}{RC} \int_{0}^{t} u_{\text{вх}} dt + U_{\text{вых }0}, \tag{7.30}$$

где  $U_{{\scriptscriptstyle \mathrm{BMX}}\,0}$  - выходное напряжение при t=0.



Рис. 7.19. Схема интегратора (a); временные диаграммы (б), иллюстрирующие характер изменения выходного напряжения при наличии единичного скачка напряжения на входе.

Отсчет времени ведут с момента поступления входного сигнала, обычно при  $t=0, u_{\text{вх}}=0$  и  $u_{\text{вых}}=0$ . В связи о указанным выражение (7.30) приобретает вид

$$u_{\text{вых}} = -\frac{1}{\tau} \int_{0}^{t} u_{\text{вх}} dt, \tag{7.31}$$

где  $\tau = RC$  - постоянная интегрирования.

Масштаб интегрирования выбирают с учетом параметров входных сигналов, чтобы к концу проведения этой операции выходное напряжение усилителя не достигло предельного значения  $U_{\rm вых\; max}^+, U_{\rm вых\; max}^-$ . В противном случае интегрирование будет выполнено неверно. Указанное иллюстрирует рис. 7.19, б, где входной сигнал представлен в виде единичного скачка напряжения, а выходное напряжение интегратора при неправильном выборе постоянной интегрирования показано пунктиром.

Интегратор широко используют при построении аналоговых решающих и моделирующих устройств. На его основе выполняют генераторы линейно изменяющегося напряжения. При входном импульсе напряжения положительной полярности на выходе такого генератора на базе схемы рис. 7.19, а создается линейно нарастающее напряжение отрицательной полярности или положительной при управлении импульсом напряжения отрицательной полярности. Процесс последующего уменьшения выходного напряжения до нуля (штрихпунктир на рис. 7.19, б) обусловливается разрядом конденсатора с постоянной времени  $\tau = C(R + R_{\text{выхОУ}})$ . Для уменьшения времени разряда до нуля разряд конденсатора часто осуществляют через включаемый параллельно ему транзисторный ключ.